Nano Labs Ltd, una empresa líder en diseño de circuitos integrados sin fábrica y proveedor de soluciones de productos en Porcelanaanunció hoy el lanzamiento de FPU3.0, una arquitectura ASIC diseñada para mejorar la inferencia de inteligencia artificial (IA) y el rendimiento de blockchain. Con tecnología avanzada de apilamiento de DRAM 3D, FPU3.0 ofrece una eficiencia energética cinco veces mayor que la arquitectura FPU2.0 anterior, estableciendo un nuevo estándar para ASIC de alto rendimiento y eficiencia energética. Este último avance destaca las sólidas capacidades de investigación y desarrollo de la compañía en la adopción de tecnologías de vanguardia y su compromiso de impulsar la innovación y la adopción generalizada en la industria de la inteligencia artificial y las criptomonedas.
Lea también: Trane Technologies adquirirá BrainBox AI
La serie FPU representa Nano laboratorios Conjunto patentado de arquitecturas de diseño de chips ASIC, diseñadas específicamente para aplicaciones de Computación de alto rendimiento (HTC) de gran ancho de banda. Estos chips ASIC están optimizados para funciones o aplicaciones específicas y, por lo general, ofrecen un menor consumo de energía y una mayor eficiencia computacional que las CPU y GP-GPU de uso general. Estos ASIC se utilizan cada vez más en inferencia de IA, computación de IA de vanguardia, procesamiento de transmisión de datos en redes 5G, aceleración de redes y más.
La arquitectura Nano FPU comprende cuatro módulos e IP fundamentales: el Smart NOC (Network-on-Chip), el controlador de memoria de alto ancho de banda, las IO de interconexión de chip a chip y el núcleo de FPU. Este modular proporciona una flexibilidad notable, lo que permite una rápida iteración del producto al actualizar la IP central de la FPU mientras se reutiliza o actualiza otras IP y módulos según sea necesario, a menudo suficiente para introducir nuevas funciones.
En particular, la arquitectura FPU3.0 incorpora memoria 3D apilada con un ancho de banda teórico de 24 TB/s y una red en chip Smart-NOC mejorada. Esta red admite una combinación de núcleos informáticos grandes y pequeños, barra transversal completa y tipos de tráfico de alimentación en el bus. La arquitectura FPU3.0 tiene potencial para sobresalir en varios campos, ofreciendo un rendimiento superior, menor consumo de energía y ciclos de iteración de productos más rápidos.
Leer también: Prosperando en la incertidumbre: cómo IA está transformando los desafíos en un crecimiento sostenido para los servicios financieros
[To share your insights with us as part of editorial or sponsored content, please write to psen@itechseries.com]